Fitter report for count Fri May 11 14:16:12 2018 Quartus II Version 9.0 Build 132 02/25/2009 SJ Full Version --------------------- ; Table of Contents ; --------------------- 1. Legal Notice 2. Fitter Summary 3. Fitter Settings 4. Pin-Out File 5. Fitter Resource Usage Summary 6. Input Pins 7. Output Pins 8. I/O Bank Usage 9. All Package Pins 10. Output Pin Default Load For Reported TCO 11. Fitter Resource Utilization by Entity 12. Delay Chain Summary 13. Control Signals 14. Global & Other Fast Signals 15. Non-Global High Fan-Out Signals 16. Interconnect Usage Summary 17. LAB Logic Elements 18. LAB-wide Signals 19. LAB Signals Sourced 20. LAB Signals Sourced Out 21. LAB Distinct Inputs 22. Fitter Device Options 23. Estimated Delay Added for Hold Timing 24. Advanced Data - General 25. Advanced Data - Placement Preparation 26. Advanced Data - Placement 27. Advanced Data - Routing 28. Fitter Messages 29. Fitter Suppressed Messages ---------------- ; Legal Notice ; ---------------- Copyright (C) 1991-2009 Altera Corporation Your use of Altera Corporation's design tools, logic functions and other software and tools, and its AMPP partner logic functions, and any output files from any of the foregoing (including device programming or simulation files), and any associated documentation or information are expressly subject to the terms and conditions of the Altera Program License Subscription Agreement, Altera MegaCore Function License Agreement, or other applicable license agreement, including, without limitation, that your use is for the sole purpose of programming logic devices manufactured by Altera and sold by Altera or its authorized distributors. Please refer to the applicable agreement for further details. +------------------------------------------------------------------+ ; Fitter Summary ; +-----------------------+------------------------------------------+ ; Fitter Status ; Successful - Fri May 11 14:16:12 2018 ; ; Quartus II Version ; 9.0 Build 132 02/25/2009 SJ Full Version ; ; Revision Name ; count ; ; Top-level Entity Name ; count ; ; Family ; MAX II ; ; Device ; EPM240T100C5 ; ; Timing Models ; Final ; ; Total logic elements ; 74 / 240 ( 31 % ) ; ; Total pins ; 26 / 80 ( 33 % ) ; ; Total virtual pins ; 0 ; ; UFM blocks ; 0 / 1 ( 0 % ) ; +-----------------------+------------------------------------------+ +--------------------------------------------------------------------------------------------------------------------------------------+ ; Fitter Settings ; +--------------------------------------------------------------------+--------------------------------+--------------------------------+ ; Option ; Setting ; Default Value ; +--------------------------------------------------------------------+--------------------------------+--------------------------------+ ; Device ; EPM240T100C5 ; ; ; Minimum Core Junction Temperature ; 0 ; ; ; Maximum Core Junction Temperature ; 85 ; ; ; Fit Attempts to Skip ; 0 ; 0.0 ; ; Use smart compilation ; Off ; Off ; ; Use TimeQuest Timing Analyzer ; Off ; Off ; ; Router Timing Optimization Level ; Normal ; Normal ; ; Placement Effort Multiplier ; 1.0 ; 1.0 ; ; Router Effort Multiplier ; 1.0 ; 1.0 ; ; Always Enable Input Buffers ; Off ; Off ; ; Optimize Hold Timing ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ; ; Optimize Multi-Corner Timing ; Off ; Off ; ; Guarantee I/O Paths Have Zero Hold Time at Fast Corner ; On ; On ; ; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ; ; Optimize Timing ; Normal compilation ; Normal compilation ; ; Optimize Timing for ECOs ; Off ; Off ; ; Regenerate full fit report during ECO compiles ; Off ; Off ; ; Optimize IOC Register Placement for Timing ; On ; On ; ; Limit to One Fitting Attempt ; Off ; Off ; ; Final Placement Optimizations ; Automatically ; Automatically ; ; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ; ; Fitter Initial Placement Seed ; 1 ; 1 ; ; Slow Slew Rate ; Off ; Off ; ; PCI I/O ; Off ; Off ; ; Weak Pull-Up Resistor ; Off ; Off ; ; Enable Bus-Hold Circuitry ; Off ; Off ; ; Auto Delay Chains ; On ; On ; ; Perform Physical Synthesis for Combinational Logic for Performance ; Off ; Off ; ; Perform Register Duplication for Performance ; Off ; Off ; ; Perform Register Retiming for Performance ; Off ; Off ; ; Perform Asynchronous Signal Pipelining ; Off ; Off ; ; Fitter Effort ; Auto Fit ; Auto Fit ; ; Physical Synthesis Effort Level ; Normal ; Normal ; ; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ; ; Auto Register Duplication ; Auto ; Auto ; ; Auto Global Clock ; On ; On ; ; Auto Global Register Control Signals ; On ; On ; ; Stop After Congestion Map Generation ; Off ; Off ; ; Save Intermediate Fitting Results ; Off ; Off ; ; Force Fitter to Avoid Periphery Placement Warnings ; Off ; Off ; +--------------------------------------------------------------------+--------------------------------+--------------------------------+ +--------------+ ; Pin-Out File ; +--------------+ The pin-out file can be found in C:/Users/Trinkle/Desktop/count/count.pin. +-------------------------------------------------------------------+ ; Fitter Resource Usage Summary ; +---------------------------------------------+---------------------+ ; Resource ; Usage ; +---------------------------------------------+---------------------+ ; Total logic elements ; 74 / 240 ( 31 % ) ; ; -- Combinational with no register ; 34 ; ; -- Register only ; 0 ; ; -- Combinational with a register ; 40 ; ; ; ; ; Logic element usage by number of LUT inputs ; ; ; -- 4 input functions ; 33 ; ; -- 3 input functions ; 5 ; ; -- 2 input functions ; 33 ; ; -- 1 input functions ; 3 ; ; -- 0 input functions ; 0 ; ; ; ; ; Logic elements by mode ; ; ; -- normal mode ; 43 ; ; -- arithmetic mode ; 31 ; ; -- qfbk mode ; 0 ; ; -- register cascade mode ; 0 ; ; -- synchronous clear/load mode ; 32 ; ; -- asynchronous clear/load mode ; 40 ; ; ; ; ; Total registers ; 40 / 240 ( 17 % ) ; ; Total LABs ; 8 / 24 ( 33 % ) ; ; Logic elements in carry chains ; 32 ; ; User inserted logic elements ; 0 ; ; Virtual pins ; 0 ; ; I/O pins ; 26 / 80 ( 33 % ) ; ; -- Clock pins ; 2 ; ; Global signals ; 2 ; ; UFM blocks ; 0 / 1 ( 0 % ) ; ; Global clocks ; 2 / 4 ( 50 % ) ; ; JTAGs ; 0 / 1 ( 0 % ) ; ; Average interconnect usage (total/H/V) ; 9% / 9% / 9% ; ; Peak interconnect usage (total/H/V) ; 9% / 9% / 9% ; ; Maximum fan-out node ; clk ; ; Maximum fan-out ; 40 ; ; Highest non-global fan-out signal ; ff:tmp0|LessThan0~3 ; ; Highest non-global fan-out ; 32 ; ; Total fan-out ; 412 ; ; Average fan-out ; 4.12 ; +---------------------------------------------+---------------------+ +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Input Pins ; +-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+ ; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ; +-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+ ; clk ; 12 ; 1 ; 1 ; 3 ; 3 ; 40 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; User ; ; mode ; 21 ; 1 ; 1 ; 1 ; 3 ; 2 ; 0 ; no ; no ; no ; Off ; 3.3-V LVTTL ; User ; ; pause ; 8 ; 1 ; 1 ; 3 ; 2 ; 2 ; 0 ; no ; no ; no ; Off ; 3.3-V LVTTL ; User ; ; rst ; 44 ; 1 ; 6 ; 0 ; 2 ; 40 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVTTL ; User ; +-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+ +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Output Pins ; +-------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+ ; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ; +-------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+ ; hh[0] ; 14 ; 1 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; hh[1] ; 15 ; 1 ; 1 ; 2 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; hh[2] ; 16 ; 1 ; 1 ; 2 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; hh[3] ; 17 ; 1 ; 1 ; 2 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; hh[4] ; 18 ; 1 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; yes ; User ; 10 pF ; ; hh[5] ; 19 ; 1 ; 1 ; 1 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; yes ; User ; 10 pF ; ; hh[6] ; 20 ; 1 ; 1 ; 1 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; yes ; User ; 10 pF ; ; ll[0] ; 1 ; 2 ; 2 ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; ll[1] ; 2 ; 1 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; ll[2] ; 3 ; 1 ; 1 ; 4 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; ll[3] ; 4 ; 1 ; 1 ; 4 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; ll[4] ; 5 ; 1 ; 1 ; 4 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; ll[5] ; 6 ; 1 ; 1 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; ll[6] ; 7 ; 1 ; 1 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; ; n0[0] ; 98 ; 2 ; 2 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n0[1] ; 55 ; 2 ; 8 ; 1 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n0[2] ; 29 ; 1 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n0[3] ; 89 ; 2 ; 4 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n1[0] ; 37 ; 1 ; 4 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n1[1] ; 27 ; 1 ; 2 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n1[2] ; 34 ; 1 ; 3 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; ; n1[3] ; 58 ; 2 ; 8 ; 2 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; Fitter ; 10 pF ; +-------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+ +------------------------------------------------------------+ ; I/O Bank Usage ; +----------+------------------+---------------+--------------+ ; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ; +----------+------------------+---------------+--------------+ ; 1 ; 21 / 38 ( 55 % ) ; 3.3V ; -- ; ; 2 ; 5 / 42 ( 12 % ) ; 3.3V ; -- ; +----------+------------------+---------------+--------------+ +------------------------------------------------------------------------------------------------------------------------------------------------+ ; All Package Pins ; +----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+ ; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ; +----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+ ; 1 ; 83 ; 2 ; ll[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ; ; 2 ; 0 ; 1 ; ll[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 3 ; 1 ; 1 ; ll[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 4 ; 2 ; 1 ; ll[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 5 ; 3 ; 1 ; ll[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 6 ; 4 ; 1 ; ll[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 7 ; 5 ; 1 ; ll[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 8 ; 6 ; 1 ; pause ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ; ; 10 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ; ; 11 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ; ; 12 ; 7 ; 1 ; clk ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 13 ; ; ; VCCINT ; power ; ; 2.5V/3.3V ; -- ; ; -- ; -- ; ; 14 ; 8 ; 1 ; hh[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 15 ; 9 ; 1 ; hh[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 16 ; 10 ; 1 ; hh[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 17 ; 11 ; 1 ; hh[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 18 ; 12 ; 1 ; hh[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 19 ; 13 ; 1 ; hh[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 20 ; 14 ; 1 ; hh[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 21 ; 15 ; 1 ; mode ; input ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ; ; 22 ; 16 ; 1 ; #TMS ; input ; ; ; -- ; ; -- ; -- ; ; 23 ; 17 ; 1 ; #TDI ; input ; ; ; -- ; ; -- ; -- ; ; 24 ; 18 ; 1 ; #TCK ; input ; ; ; -- ; ; -- ; -- ; ; 25 ; 19 ; 1 ; #TDO ; output ; ; ; -- ; ; -- ; -- ; ; 26 ; 20 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 27 ; 21 ; 1 ; n1[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ; ; 28 ; 22 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 29 ; 23 ; 1 ; n0[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ; ; 30 ; 24 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 31 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ; ; 32 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ; ; 33 ; 25 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 34 ; 26 ; 1 ; n1[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ; ; 35 ; 27 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 36 ; 28 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 37 ; 29 ; 1 ; n1[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ; ; 38 ; 30 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 39 ; 31 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 40 ; 32 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 41 ; 33 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 42 ; 34 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 43 ; 35 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 44 ; 36 ; 1 ; rst ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ; ; 45 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ; ; 46 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ; ; 47 ; 37 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 48 ; 38 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 49 ; 39 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 50 ; 40 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 51 ; 41 ; 1 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 52 ; 42 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 53 ; 43 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 54 ; 44 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 55 ; 45 ; 2 ; n0[1] ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ; ; 56 ; 46 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 57 ; 47 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 58 ; 48 ; 2 ; n1[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ; ; 59 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ; ; 60 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ; ; 61 ; 49 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 62 ; 50 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 63 ; ; ; VCCINT ; power ; ; 2.5V/3.3V ; -- ; ; -- ; -- ; ; 64 ; 51 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 65 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ; ; 66 ; 52 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 67 ; 53 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 68 ; 54 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 69 ; 55 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 70 ; 56 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 71 ; 57 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 72 ; 58 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 73 ; 59 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 74 ; 60 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ; ; 75 ; 61 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 76 ; 62 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 77 ; 63 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 78 ; 64 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 79 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ; ; 80 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ; ; 81 ; 65 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 82 ; 66 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 83 ; 67 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 84 ; 68 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 85 ; 69 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 86 ; 70 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 87 ; 71 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 88 ; 72 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 89 ; 73 ; 2 ; n0[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ; ; 90 ; 74 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 91 ; 75 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 92 ; 76 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 93 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ; ; 94 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ; ; 95 ; 77 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 96 ; 78 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 97 ; 79 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 98 ; 80 ; 2 ; n0[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; N ; no ; Off ; ; 99 ; 81 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; ; 100 ; 82 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ; +----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+ Note: Pin directions (input, output or bidir) are based on device operating in user mode. +-------------------------------------------------------------+ ; Output Pin Default Load For Reported TCO ; +----------------------------+-------+------------------------+ ; I/O Standard ; Load ; Termination Resistance ; +----------------------------+-------+------------------------+ ; 3.3-V LVTTL ; 10 pF ; Not Available ; ; 3.3-V LVCMOS ; 10 pF ; Not Available ; ; 2.5 V ; 10 pF ; Not Available ; ; 1.8 V ; 10 pF ; Not Available ; ; 1.5 V ; 10 pF ; Not Available ; ; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available ; ; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available ; +----------------------------+-------+------------------------+ Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Fitter Resource Utilization by Entity ; +----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+ ; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ; +----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+ ; |count ; 74 (0) ; 40 ; 0 ; 26 ; 0 ; 34 (0) ; 0 (0) ; 40 (0) ; 32 (0) ; 0 (0) ; |count ; work ; ; |digit_7:tmp1| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |count|digit_7:tmp1 ; work ; ; |digit_7:tmp2| ; 7 (7) ; 0 ; 0 ; 0 ; 0 ; 7 (7) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |count|digit_7:tmp2 ; work ; ; |ff:tmp0| ; 60 (60) ; 40 ; 0 ; 0 ; 0 ; 20 (20) ; 0 (0) ; 40 (40) ; 32 (32) ; 0 (0) ; |count|ff:tmp0 ; work ; +----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+ Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy. +----------------------------------+ ; Delay Chain Summary ; +-------+----------+---------------+ ; Name ; Pin Type ; Pad to Core 0 ; +-------+----------+---------------+ ; clk ; Input ; 0 ; ; rst ; Input ; 1 ; ; mode ; Input ; 0 ; ; pause ; Input ; 0 ; ; n0[0] ; Output ; -- ; ; n0[1] ; Output ; -- ; ; n0[2] ; Output ; -- ; ; n0[3] ; Output ; -- ; ; n1[0] ; Output ; -- ; ; n1[1] ; Output ; -- ; ; n1[2] ; Output ; -- ; ; n1[3] ; Output ; -- ; ; ll[0] ; Output ; -- ; ; ll[1] ; Output ; -- ; ; ll[2] ; Output ; -- ; ; ll[3] ; Output ; -- ; ; ll[4] ; Output ; -- ; ; ll[5] ; Output ; -- ; ; ll[6] ; Output ; -- ; ; hh[0] ; Output ; -- ; ; hh[1] ; Output ; -- ; ; hh[2] ; Output ; -- ; ; hh[3] ; Output ; -- ; ; hh[4] ; Output ; -- ; ; hh[5] ; Output ; -- ; ; hh[6] ; Output ; -- ; +-------+----------+---------------+ +---------------------------------------------------------------------------------------------------------------+ ; Control Signals ; +---------------------+-------------+---------+--------------+--------+----------------------+------------------+ ; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ; +---------------------+-------------+---------+--------------+--------+----------------------+------------------+ ; clk ; PIN_12 ; 40 ; Clock ; yes ; Global Clock ; GCLK0 ; ; ff:tmp0|LessThan0~3 ; LC_X4_Y2_N8 ; 32 ; Sync. clear ; no ; -- ; -- ; ; ff:tmp0|cnt[0]~128 ; LC_X3_Y1_N3 ; 32 ; Clock enable ; no ; -- ; -- ; ; ff:tmp0|n0[0]~8 ; LC_X3_Y2_N7 ; 6 ; Clock enable ; no ; -- ; -- ; ; ff:tmp0|n1[0]~12 ; LC_X3_Y2_N8 ; 3 ; Clock enable ; no ; -- ; -- ; ; rst ; PIN_44 ; 40 ; Async. clear ; yes ; Global Clock ; GCLK3 ; +---------------------+-------------+---------+--------------+--------+----------------------+------------------+ +---------------------------------------------------------------------+ ; Global & Other Fast Signals ; +------+----------+---------+----------------------+------------------+ ; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; +------+----------+---------+----------------------+------------------+ ; clk ; PIN_12 ; 40 ; Global Clock ; GCLK0 ; ; rst ; PIN_44 ; 40 ; Global Clock ; GCLK3 ; +------+----------+---------+----------------------+------------------+ +---------------------------------+ ; Non-Global High Fan-Out Signals ; +---------------------+-----------+ ; Name ; Fan-Out ; +---------------------+-----------+ ; ff:tmp0|cnt[0]~128 ; 32 ; ; ff:tmp0|LessThan0~3 ; 32 ; ; ff:tmp0|n0[0] ; 13 ; ; ff:tmp0|n1[0] ; 12 ; ; ff:tmp0|n0[2] ; 12 ; ; ff:tmp0|n0[1] ; 12 ; ; ff:tmp0|n1[3] ; 11 ; ; ff:tmp0|n1[2] ; 11 ; ; ff:tmp0|n1[1] ; 11 ; ; ff:tmp0|n0[3] ; 11 ; ; ff:tmp0|n0[0]~8 ; 6 ; ; ff:tmp0|cnt[20]~123 ; 5 ; ; ff:tmp0|cnt[5]~107 ; 5 ; ; ff:tmp0|cnt[15]~97 ; 5 ; ; ff:tmp0|cnt[0]~89 ; 5 ; ; ff:tmp0|cnt[10]~87 ; 5 ; ; ff:tmp0|cnt[25]~71 ; 5 ; ; ff:tmp0|cnt[17] ; 4 ; ; ff:tmp0|n1[0]~12 ; 3 ; ; ff:tmp0|cnt[31] ; 3 ; ; ff:tmp0|cnt[21] ; 3 ; ; ff:tmp0|cnt[20] ; 3 ; ; ff:tmp0|cnt[19] ; 3 ; ; ff:tmp0|cnt[18] ; 3 ; ; ff:tmp0|cnt[16] ; 3 ; ; ff:tmp0|cnt[11] ; 3 ; ; pause ; 2 ; ; mode ; 2 ; ; ff:tmp0|Equal1~0 ; 2 ; ; ff:tmp0|cnt[7] ; 2 ; ; ff:tmp0|cnt[6] ; 2 ; ; ff:tmp0|cnt[5] ; 2 ; ; ff:tmp0|cnt[4] ; 2 ; ; ff:tmp0|cnt[3] ; 2 ; ; ff:tmp0|cnt[2] ; 2 ; ; ff:tmp0|cnt[1] ; 2 ; ; ff:tmp0|Equal0~5 ; 2 ; ; ff:tmp0|cnt[15] ; 2 ; ; ff:tmp0|cnt[14] ; 2 ; ; ff:tmp0|cnt[13] ; 2 ; ; ff:tmp0|cnt[12] ; 2 ; ; ff:tmp0|cnt[0] ; 2 ; ; ff:tmp0|Equal0~3 ; 2 ; ; ff:tmp0|cnt[10] ; 2 ; ; ff:tmp0|cnt[9] ; 2 ; ; ff:tmp0|cnt[8] ; 2 ; ; ff:tmp0|Equal0~2 ; 2 ; ; ff:tmp0|cnt[30] ; 2 ; ; ff:tmp0|cnt[29] ; 2 ; ; ff:tmp0|cnt[28] ; 2 ; +---------------------+-----------+ +------------------------------------------------+ ; Interconnect Usage Summary ; +----------------------------+-------------------+ ; Interconnect Resource Type ; Usage ; +----------------------------+-------------------+ ; C4s ; 60 / 784 ( 8 % ) ; ; Direct links ; 10 / 888 ( 1 % ) ; ; Global clocks ; 2 / 4 ( 50 % ) ; ; LAB clocks ; 10 / 32 ( 31 % ) ; ; LUT chains ; 3 / 216 ( 1 % ) ; ; Local interconnects ; 96 / 888 ( 11 % ) ; ; R4s ; 56 / 704 ( 8 % ) ; +----------------------------+-------------------+ +--------------------------------------------------------------------------+ ; LAB Logic Elements ; +--------------------------------------------+-----------------------------+ ; Number of Logic Elements (Average = 9.25) ; Number of LABs (Total = 8) ; +--------------------------------------------+-----------------------------+ ; 1 ; 0 ; ; 2 ; 0 ; ; 3 ; 0 ; ; 4 ; 0 ; ; 5 ; 0 ; ; 6 ; 1 ; ; 7 ; 0 ; ; 8 ; 1 ; ; 9 ; 0 ; ; 10 ; 6 ; +--------------------------------------------+-----------------------------+ +------------------------------------------------------------------+ ; LAB-wide Signals ; +------------------------------------+-----------------------------+ ; LAB-wide Signals (Average = 2.50) ; Number of LABs (Total = 8) ; +------------------------------------+-----------------------------+ ; 1 Async. clear ; 6 ; ; 1 Clock ; 6 ; ; 1 Clock enable ; 4 ; ; 1 Sync. clear ; 4 ; +------------------------------------+-----------------------------+ +---------------------------------------------------------------------------+ ; LAB Signals Sourced ; +---------------------------------------------+-----------------------------+ ; Number of Signals Sourced (Average = 9.25) ; Number of LABs (Total = 8) ; +---------------------------------------------+-----------------------------+ ; 0 ; 0 ; ; 1 ; 0 ; ; 2 ; 0 ; ; 3 ; 0 ; ; 4 ; 0 ; ; 5 ; 0 ; ; 6 ; 1 ; ; 7 ; 0 ; ; 8 ; 1 ; ; 9 ; 0 ; ; 10 ; 6 ; +---------------------------------------------+-----------------------------+ +-------------------------------------------------------------------------------+ ; LAB Signals Sourced Out ; +-------------------------------------------------+-----------------------------+ ; Number of Signals Sourced Out (Average = 7.00) ; Number of LABs (Total = 8) ; +-------------------------------------------------+-----------------------------+ ; 0 ; 0 ; ; 1 ; 0 ; ; 2 ; 0 ; ; 3 ; 1 ; ; 4 ; 1 ; ; 5 ; 1 ; ; 6 ; 1 ; ; 7 ; 0 ; ; 8 ; 1 ; ; 9 ; 0 ; ; 10 ; 3 ; +-------------------------------------------------+-----------------------------+ +---------------------------------------------------------------------------+ ; LAB Distinct Inputs ; +---------------------------------------------+-----------------------------+ ; Number of Distinct Inputs (Average = 8.63) ; Number of LABs (Total = 8) ; +---------------------------------------------+-----------------------------+ ; 0 ; 0 ; ; 1 ; 0 ; ; 2 ; 0 ; ; 3 ; 1 ; ; 4 ; 1 ; ; 5 ; 2 ; ; 6 ; 0 ; ; 7 ; 0 ; ; 8 ; 0 ; ; 9 ; 0 ; ; 10 ; 0 ; ; 11 ; 3 ; ; 12 ; 0 ; ; 13 ; 0 ; ; 14 ; 0 ; ; 15 ; 0 ; ; 16 ; 0 ; ; 17 ; 0 ; ; 18 ; 0 ; ; 19 ; 1 ; +---------------------------------------------+-----------------------------+ +-------------------------------------------------------------------------+ ; Fitter Device Options ; +----------------------------------------------+--------------------------+ ; Option ; Setting ; +----------------------------------------------+--------------------------+ ; Enable user-supplied start-up clock (CLKUSR) ; Off ; ; Enable device-wide reset (DEV_CLRn) ; Off ; ; Enable device-wide output enable (DEV_OE) ; Off ; ; Enable INIT_DONE output ; Off ; ; Configuration scheme ; Passive Serial ; ; Reserve all unused pins ; As output driving ground ; ; Base pin-out file on sameframe device ; Off ; +----------------------------------------------+--------------------------+ +------------------------------------------------------------+ ; Estimated Delay Added for Hold Timing ; +-----------------+----------------------+-------------------+ ; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ; +-----------------+----------------------+-------------------+ +----------------------------+ ; Advanced Data - General ; +--------------------+-------+ ; Name ; Value ; +--------------------+-------+ ; Status Code ; 0 ; ; Desired User Slack ; 0 ; ; Fit Attempts ; 1 ; +--------------------+-------+ +----------------------------------------------------------------------------------------------+ ; Advanced Data - Placement Preparation ; +--------------------------------------------------------------------------------+-------------+ ; Name ; Value ; +--------------------------------------------------------------------------------+-------------+ ; Auto Fit Point 1 - Fit Attempt 1 ; ff ; ; Mid Wire Use - Fit Attempt 1 ; 17 ; ; Mid Slack - Fit Attempt 1 ; -12905 ; ; Internal Atom Count - Fit Attempt 1 ; 74 ; ; LE/ALM Count - Fit Attempt 1 ; 74 ; ; LAB Count - Fit Attempt 1 ; 8 ; ; Outputs per Lab - Fit Attempt 1 ; 7.000 ; ; Inputs per LAB - Fit Attempt 1 ; 6.750 ; ; Global Inputs per LAB - Fit Attempt 1 ; 1.500 ; ; LAB Constraint 'non-global clock / CE pair + async load' - Fit Attempt 1 ; 0:8 ; ; LAB Constraint 'ce + sync load' - Fit Attempt 1 ; 0:2;1:6 ; ; LAB Constraint 'non-global controls' - Fit Attempt 1 ; 0:2;1:2;2:4 ; ; LAB Constraint 'un-route combination' - Fit Attempt 1 ; 0:2;1:2;2:4 ; ; LAB Constraint 'non-global with asyn_clear' - Fit Attempt 1 ; 0:2;2:2;3:4 ; ; LAB Constraint 'un-route with async_clear' - Fit Attempt 1 ; 0:2;2:2;3:4 ; ; LAB Constraint 'non-global async clear + sync clear' - Fit Attempt 1 ; 0:4;1:4 ; ; LAB Constraint 'global non-clock/non-asynch_clear' - Fit Attempt 1 ; 0:8 ; ; LAB Constraint 'ygr_cl_ngclk_gclkce_sload_aload_constraint' - Fit Attempt 1 ; 0:2;1:6 ; ; LAB Constraint 'global control signals' - Fit Attempt 1 ; 0:2;2:6 ; ; LAB Constraint 'clock / ce pair constraint' - Fit Attempt 1 ; 0:2;1:4;2:2 ; ; LAB Constraint 'aload_aclr pair with aload used' - Fit Attempt 1 ; 0:8 ; ; LAB Constraint 'aload_aclr pair' - Fit Attempt 1 ; 0:2;1:6 ; ; LAB Constraint 'sload_sclear pair' - Fit Attempt 1 ; 0:4;1:4 ; ; LAB Constraint 'invert_a constraint' - Fit Attempt 1 ; 1:8 ; ; LAB Constraint 'has placement constraint' - Fit Attempt 1 ; 0:4;1:4 ; ; LAB Constraint 'use of ADATA or SDATA by registers constraint' - Fit Attempt 1 ; 0:8 ; ; LAB Constraint 'group hierarchy constraint' - Fit Attempt 1 ; 1:5;2:2;3:1 ; ; LEs in Chains - Fit Attempt 1 ; 32 ; ; LEs in Long Chains - Fit Attempt 1 ; 32 ; ; LABs with Chains - Fit Attempt 1 ; 4 ; ; LABs with Multiple Chains - Fit Attempt 1 ; 0 ; ; Time - Fit Attempt 1 ; 0 ; +--------------------------------------------------------------------------------+-------------+ +---------------------------------------------+ ; Advanced Data - Placement ; +------------------------------------+--------+ ; Name ; Value ; +------------------------------------+--------+ ; Auto Fit Point 2 - Fit Attempt 1 ; ff ; ; Auto Fit Point 5 - Fit Attempt 1 ; ff ; ; Mid Wire Use - Fit Attempt 1 ; 7 ; ; Mid Slack - Fit Attempt 1 ; -12342 ; ; Auto Fit Point 6 - Fit Attempt 1 ; ff ; ; Auto Fit Point 6 - Fit Attempt 1 ; ff ; ; Auto Fit Point 6 - Fit Attempt 1 ; ff ; ; Auto Fit Point 5 - Fit Attempt 1 ; ff ; ; Mid Wire Use - Fit Attempt 1 ; 7 ; ; Mid Slack - Fit Attempt 1 ; -12342 ; ; Auto Fit Point 6 - Fit Attempt 1 ; ff ; ; Auto Fit Point 6 - Fit Attempt 1 ; ff ; ; Auto Fit Point 6 - Fit Attempt 1 ; ff ; ; Late Wire Use - Fit Attempt 1 ; 8 ; ; Late Slack - Fit Attempt 1 ; -12342 ; ; Peak Regional Wire - Fit Attempt 1 ; 0.000 ; ; Auto Fit Point 7 - Fit Attempt 1 ; ff ; ; Time - Fit Attempt 1 ; 0 ; +------------------------------------+--------+ +---------------------------------------------------+ ; Advanced Data - Routing ; +-------------------------------------+-------------+ ; Name ; Value ; +-------------------------------------+-------------+ ; Early Slack - Fit Attempt 1 ; -10949 ; ; Early Wire Use - Fit Attempt 1 ; 9 ; ; Peak Regional Wire - Fit Attempt 1 ; 8 ; ; Mid Slack - Fit Attempt 1 ; -11988 ; ; Late Slack - Fit Attempt 1 ; -2147483648 ; ; Late Wire Use - Fit Attempt 1 ; 10 ; ; Time - Fit Attempt 1 ; 0 ; ; Time in tsm_tan.dll - Fit Attempt 1 ; 0.016 ; +-------------------------------------+-------------+ +-----------------+ ; Fitter Messages ; +-----------------+ Info: ******************************************************************* Info: Running Quartus II Fitter Info: Version 9.0 Build 132 02/25/2009 SJ Full Version Info: Processing started: Fri May 11 14:16:10 2018 Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off count -c count Info: Only one processor detected - disabling parallel compilation Info: Selected device EPM240T100C5 for design "count" Info: Low junction temperature is 0 degrees C Info: High junction temperature is 85 degrees C Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices Info: Device EPM240T100I5 is compatible Info: Device EPM240T100A5 is compatible Info: Device EPM570T100C5 is compatible Info: Device EPM570T100I5 is compatible Info: Device EPM570T100A5 is compatible Warning: No exact pin location assignment(s) for 8 pins of 26 total pins Info: Pin n0[0] not assigned to an exact location on the device Info: Pin n0[1] not assigned to an exact location on the device Info: Pin n0[2] not assigned to an exact location on the device Info: Pin n0[3] not assigned to an exact location on the device Info: Pin n1[0] not assigned to an exact location on the device Info: Pin n1[1] not assigned to an exact location on the device Info: Pin n1[2] not assigned to an exact location on the device Info: Pin n1[3] not assigned to an exact location on the device Info: Fitter is using the Classic Timing Analyzer Info: Timing requirements not specified -- optimizing circuit to achieve the following default global requirements Info: Assuming a global fmax requirement of 1000 MHz Info: Assuming a global tsu requirement of 2.0 ns Info: Assuming a global tco requirement of 1.0 ns Info: Assuming a global tpd requirement of 1.0 ns Info: Completed User Assigned Global Signals Promotion Operation Info: Automatically promoted signal "clk" to use Global clock in PIN 12 Info: Automatically promoted signal "rst" to use Global clock Info: Pin "rst" drives global clock, but is not placed in a dedicated clock pin position Info: Completed Auto Global Promotion Operation Info: Starting register packing Info: Fitter is using Normal packing mode for logic elements with Auto setting for Auto Packed Registers logic option Info: Started processing fast register assignments Info: Finished processing fast register assignments Info: Finished register packing Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement Info: Number of I/O pins in group: 8 (unused VREF, 3.3V VCCIO, 0 input, 8 output, 0 bidirectional) Info: I/O standards used: 3.3-V LVTTL. Info: I/O bank details before I/O pin placement Info: Statistics of I/O banks Info: I/O bank number 1 does not use VREF pins and has 3.3V VCCIO pins. 17 total pin(s) used -- 21 pins available Info: I/O bank number 2 does not use VREF pins and has 3.3V VCCIO pins. 1 total pin(s) used -- 41 pins available Info: Fitter preparation operations ending: elapsed time is 00:00:00 Info: Fitter placement preparation operations beginning Info: Fitter placement preparation operations ending: elapsed time is 00:00:00 Info: Fitter placement operations beginning Info: Fitter placement was successful Info: Fitter placement operations ending: elapsed time is 00:00:00 Info: Slack time is -11.093 ns between source register "ff:tmp0|cnt[11]" and destination register "ff:tmp0|n1[0]" Info: + Largest register to register requirement is 0.291 ns Info: Shortest clock path from clock "clk" to destination register is 3.372 ns Info: 1: + IC(0.000 ns) + CELL(1.132 ns) = 1.132 ns; Loc. = Unassigned; Fanout = 40; CLK Node = 'clk' Info: 2: + IC(1.322 ns) + CELL(0.918 ns) = 3.372 ns; Loc. = Unassigned; Fanout = 12; REG Node = 'ff:tmp0|n1[0]' Info: Total cell delay = 2.050 ns ( 60.79 % ) Info: Total interconnect delay = 1.322 ns ( 39.21 % ) Info: Longest clock path from clock "clk" to destination register is 3.372 ns Info: 1: + IC(0.000 ns) + CELL(1.132 ns) = 1.132 ns; Loc. = Unassigned; Fanout = 40; CLK Node = 'clk' Info: 2: + IC(1.322 ns) + CELL(0.918 ns) = 3.372 ns; Loc. = Unassigned; Fanout = 12; REG Node = 'ff:tmp0|n1[0]' Info: Total cell delay = 2.050 ns ( 60.79 % ) Info: Total interconnect delay = 1.322 ns ( 39.21 % ) Info: Shortest clock path from clock "clk" to source register is 3.372 ns Info: 1: + IC(0.000 ns) + CELL(1.132 ns) = 1.132 ns; Loc. = Unassigned; Fanout = 40; CLK Node = 'clk' Info: 2: + IC(1.322 ns) + CELL(0.918 ns) = 3.372 ns; Loc. = Unassigned; Fanout = 5; REG Node = 'ff:tmp0|cnt[11]' Info: Total cell delay = 2.050 ns ( 60.79 % ) Info: Total interconnect delay = 1.322 ns ( 39.21 % ) Info: Longest clock path from clock "clk" to source register is 3.372 ns Info: 1: + IC(0.000 ns) + CELL(1.132 ns) = 1.132 ns; Loc. = Unassigned; Fanout = 40; CLK Node = 'clk' Info: 2: + IC(1.322 ns) + CELL(0.918 ns) = 3.372 ns; Loc. = Unassigned; Fanout = 5; REG Node = 'ff:tmp0|cnt[11]' Info: Total cell delay = 2.050 ns ( 60.79 % ) Info: Total interconnect delay = 1.322 ns ( 39.21 % ) Info: Micro clock to output delay of source is 0.376 ns Info: Micro setup delay of destination is 0.333 ns Info: - Longest register to register delay is 11.384 ns Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = Unassigned; Fanout = 5; REG Node = 'ff:tmp0|cnt[11]' Info: 2: + IC(2.251 ns) + CELL(0.200 ns) = 2.451 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'ff:tmp0|Equal0~7' Info: 3: + IC(1.763 ns) + CELL(0.511 ns) = 4.725 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'ff:tmp0|Equal0~8' Info: 4: + IC(0.266 ns) + CELL(0.914 ns) = 5.905 ns; Loc. = Unassigned; Fanout = 1; COMB Node = 'ff:tmp0|Equal0~10' Info: 5: + IC(1.534 ns) + CELL(0.740 ns) = 8.179 ns; Loc. = Unassigned; Fanout = 6; COMB Node = 'ff:tmp0|n0[0]~8' Info: 6: + IC(0.266 ns) + CELL(0.914 ns) = 9.359 ns; Loc. = Unassigned; Fanout = 3; COMB Node = 'ff:tmp0|n1[0]~12' Info: 7: + IC(0.782 ns) + CELL(1.243 ns) = 11.384 ns; Loc. = Unassigned; Fanout = 12; REG Node = 'ff:tmp0|n1[0]' Info: Total cell delay = 4.522 ns ( 39.72 % ) Info: Total interconnect delay = 6.862 ns ( 60.28 % ) Info: Estimated most critical path is register to register delay of 11.384 ns Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LAB_X4_Y1; Fanout = 5; REG Node = 'ff:tmp0|cnt[11]' Info: 2: + IC(2.251 ns) + CELL(0.200 ns) = 2.451 ns; Loc. = LAB_X4_Y2; Fanout = 1; COMB Node = 'ff:tmp0|Equal0~7' Info: 3: + IC(1.763 ns) + CELL(0.511 ns) = 4.725 ns; Loc. = LAB_X3_Y1; Fanout = 1; COMB Node = 'ff:tmp0|Equal0~8' Info: 4: + IC(0.266 ns) + CELL(0.914 ns) = 5.905 ns; Loc. = LAB_X3_Y1; Fanout = 1; COMB Node = 'ff:tmp0|Equal0~10' Info: 5: + IC(1.534 ns) + CELL(0.740 ns) = 8.179 ns; Loc. = LAB_X3_Y2; Fanout = 6; COMB Node = 'ff:tmp0|n0[0]~8' Info: 6: + IC(0.266 ns) + CELL(0.914 ns) = 9.359 ns; Loc. = LAB_X3_Y2; Fanout = 3; COMB Node = 'ff:tmp0|n1[0]~12' Info: 7: + IC(0.782 ns) + CELL(1.243 ns) = 11.384 ns; Loc. = LAB_X3_Y2; Fanout = 12; REG Node = 'ff:tmp0|n1[0]' Info: Total cell delay = 4.522 ns ( 39.72 % ) Info: Total interconnect delay = 6.862 ns ( 60.28 % ) Info: Fitter routing operations beginning Info: Average interconnect usage is 8% of the available device resources Info: Peak interconnect usage is 8% of the available device resources in the region that extends from location X0_Y0 to location X8_Y5 Info: Fitter routing operations ending: elapsed time is 00:00:00 Info: The Fitter performed an Auto Fit compilation. Optimizations were skipped to reduce compilation time. Info: Optimizations that may affect the design's routability were skipped Info: Optimizations that may affect the design's timing were skipped Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'. Info: Generated suppressed messages file C:/Users/Trinkle/Desktop/count/count.fit.smsg Info: Quartus II Fitter was successful. 0 errors, 2 warnings Info: Peak virtual memory: 301 megabytes Info: Processing ended: Fri May 11 14:16:12 2018 Info: Elapsed time: 00:00:02 Info: Total CPU time (on all processors): 00:00:01 +----------------------------+ ; Fitter Suppressed Messages ; +----------------------------+ The suppressed messages can be found in C:/Users/Trinkle/Desktop/count/count.fit.smsg.